<?xml version="1.0" encoding="ISO-8859-1"?><article xmlns:mml="http://www.w3.org/1998/Math/MathML" xmlns:xlink="http://www.w3.org/1999/xlink" xmlns:xsi="http://www.w3.org/2001/XMLSchema-instance">
<front>
<journal-meta>
<journal-id>1815-5928</journal-id>
<journal-title><![CDATA[Ingeniería Electrónica, Automática y Comunicaciones]]></journal-title>
<abbrev-journal-title><![CDATA[EAC]]></abbrev-journal-title>
<issn>1815-5928</issn>
<publisher>
<publisher-name><![CDATA[Universidad Tecnológica de La Habana José Antonio Echeverría, Cujae]]></publisher-name>
</publisher>
</journal-meta>
<article-meta>
<article-id>S1815-59282015000300001</article-id>
<title-group>
<article-title xml:lang="es"><![CDATA[Límites impuestos por los elementos pasivos en el diseño de amplificadores de bajo ruido en tecnología CMOS]]></article-title>
<article-title xml:lang="en"><![CDATA[Constraints imposed by passive elements in the design of CMOS low-noise amplifiers]]></article-title>
</title-group>
<contrib-group>
<contrib contrib-type="author">
<name>
<surname><![CDATA[González Ríos]]></surname>
<given-names><![CDATA[Jorge Luís]]></given-names>
</name>
</contrib>
<contrib contrib-type="author">
<name>
<surname><![CDATA[Luiz Moreno]]></surname>
<given-names><![CDATA[Robson]]></given-names>
</name>
</contrib>
<contrib contrib-type="author">
<name>
<surname><![CDATA[Vázquez]]></surname>
<given-names><![CDATA[Diego]]></given-names>
</name>
</contrib>
</contrib-group>
<aff id="A01">
<institution><![CDATA[,Centro de Investigaciones en Microelectrónica  ]]></institution>
<addr-line><![CDATA[La Habana ]]></addr-line>
<country>Cuba</country>
</aff>
<aff id="A02">
<institution><![CDATA[,Universidade Federal de Itajubá  ]]></institution>
<addr-line><![CDATA[Itajubá ]]></addr-line>
<country>Brasil</country>
</aff>
<aff id="A03">
<institution><![CDATA[,Instituto de Microelectrónica de Sevilla  ]]></institution>
<addr-line><![CDATA[Sevilla ]]></addr-line>
<country>España</country>
</aff>
<pub-date pub-type="pub">
<day>00</day>
<month>12</month>
<year>2015</year>
</pub-date>
<pub-date pub-type="epub">
<day>00</day>
<month>12</month>
<year>2015</year>
</pub-date>
<volume>36</volume>
<numero>3</numero>
<fpage>1</fpage>
<lpage>12</lpage>
<copyright-statement/>
<copyright-year/>
<self-uri xlink:href="http://scielo.sld.cu/scielo.php?script=sci_arttext&amp;pid=S1815-59282015000300001&amp;lng=en&amp;nrm=iso"></self-uri><self-uri xlink:href="http://scielo.sld.cu/scielo.php?script=sci_abstract&amp;pid=S1815-59282015000300001&amp;lng=en&amp;nrm=iso"></self-uri><self-uri xlink:href="http://scielo.sld.cu/scielo.php?script=sci_pdf&amp;pid=S1815-59282015000300001&amp;lng=en&amp;nrm=iso"></self-uri><abstract abstract-type="short" xml:lang="es"><p><![CDATA[En este trabajo se analizan las restricciones impuestas por los límites tecnológicos de los elementos pasivos en el diseño de un amplificador de bajo ruido (LNA) integrado en tecnología CMOS, de configuración fuente común con degeneración inductiva. A partir del análisis del circuito se establecieron dependencias cualitativas entre los valores de los elementos pasivos y los objetivos de síntesis del LNA (ganancia, corriente de polarización y ancho de los transistores), que permiten prever cómo los parámetros constructivos limitan el desempeño funcional. Estas dependencias fueron comprobadas y enriquecidas a través de simulaciones, realizadas para una tecnología CMOS de 130 nm con 1.2 V de alimentación y una frecuencia de trabajo de 2.45 GHz. Para la topología estudiada, se muestra que la ganancia máxima, la corriente de polarización mínima (y, por tanto, el consumo de potencia mínimo) y las dimensiones de los transistores que pueden ser utilizados en el diseño están determinadas por los valores extremos de inductancia y capacidad disponibles en el proceso tecnológico. Los resultados obtenidos corroboran la necesidad de incluir toda la información tecnológica posible de los elementos pasivos dentro del flujo de diseño de circuitos integrados para aplicaciones de radiofrecuencia.]]></p></abstract>
<abstract abstract-type="short" xml:lang="en"><p><![CDATA[This paper analyses the impact of technological limits of passive elements on integrated CMOS Low-Noise Amplifiers (LNAs) design. The topology under study is the commonly used inductively degenerated common-source LNA. An equation-based analysis is presented, which is verified and complemented by means of simulation. Simulations were carried out using a 130-nm 1.2-V CMOS technology, working at 2.4 GHz. We obtained that inductance and capacitance values available in the technological process constraint the achievable maximum gain, minimum power consumption and transistor sizing. Results also show that designers must include as much information as possible about passive elements into the design procedure of radiofrequency integrated circuits.]]></p></abstract>
<kwd-group>
<kwd lng="es"><![CDATA[amplificador de bajo ruido (LNA)]]></kwd>
<kwd lng="es"><![CDATA[CMOS]]></kwd>
<kwd lng="es"><![CDATA[circuito integrado]]></kwd>
<kwd lng="es"><![CDATA[bajo consumo]]></kwd>
<kwd lng="es"><![CDATA[elementos pasivos]]></kwd>
<kwd lng="es"><![CDATA[radiofrecuencia (RF)]]></kwd>
<kwd lng="en"><![CDATA[low-noise amplifier (LNA)]]></kwd>
<kwd lng="en"><![CDATA[CMOS]]></kwd>
<kwd lng="en"><![CDATA[integrated circuit]]></kwd>
<kwd lng="en"><![CDATA[low power]]></kwd>
<kwd lng="en"><![CDATA[passive elements]]></kwd>
<kwd lng="en"><![CDATA[radio frequency]]></kwd>
</kwd-group>
</article-meta>
</front><body><![CDATA[ <div align="right">       <p><font face="Verdana" size="2"> <b>ART&Iacute;CULO ORIGINAL</b></font></p>       <p>&nbsp; </p> </div>     <P>&nbsp;      <P><font size="4" face="Verdana"><B>L&iacute;mites impuestos por los elementos  pasivos en el dise&ntilde;o de amplificadores de bajo ruido en tecnolog&iacute;a  CMOS </B></font><B>     <P>&nbsp;      <P><font size="3" face="Verdana">Constraints imposed by passive elements in the    design of CMOS low-noise amplifiers </font>     <P>&nbsp;      <P>&nbsp;      <P><font size="2" face="Verdana">Msc. Jorge Lu&iacute;s Gonz&aacute;lez R&iacute;os,<SUP>I</SUP>    Dr. C. Robson Luiz Moreno,<SUP>II</SUP> Dr. C. Diego V&aacute;zquez<SUP>III</SUP></font></B>      ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana"><SUP>I</SUP> Centro de Investigaciones en Microelectr&oacute;nica    (CIME-CUJAE), La Habana, Cuba </font> <font size="2" face="Verdana"><SUP>    <br>   II</SUP> Universidade Federal de Itajub&aacute; (UNIFEI), Itajub&aacute;, Brasil    </font>      <br><font size="2" face="Verdana"><SUP>III</SUP> Instituto de Microelectr&oacute;nica    de Sevilla (IMSE-CNM-CSIC), Sevilla, Espa&ntilde;a </font>     <P>&nbsp;     <P>&nbsp;  <hr size="1" noshade>     <P><font size="2" face="Verdana"><B>RESUMEN</B></font>      <P><font size="2" face="Verdana">En este trabajo se analizan las restricciones    impuestas por los l&iacute;mites tecnol&oacute;gicos de los elementos pasivos    en el dise&ntilde;o de un amplificador de bajo ruido (LNA) integrado en tecnolog&iacute;a    CMOS, de configuraci&oacute;n fuente com&uacute;n con degeneraci&oacute;n inductiva.    A partir del an&aacute;lisis del circuito se establecieron dependencias cualitativas    entre los valores de los elementos pasivos y los objetivos de s&iacute;ntesis    del LNA (ganancia, corriente de polarizaci&oacute;n y ancho de los transistores),    que permiten prever c&oacute;mo los par&aacute;metros constructivos limitan    el desempe&ntilde;o funcional. Estas dependencias fueron comprobadas y enriquecidas    a trav&eacute;s de simulaciones, realizadas para una tecnolog&iacute;a CMOS    de 130 nm con 1.2 V de alimentaci&oacute;n y una frecuencia de trabajo de 2.45    GHz. Para la topolog&iacute;a estudiada, se muestra que la ganancia m&aacute;xima,    la corriente de polarizaci&oacute;n m&iacute;nima (y, por tanto, el consumo    de potencia m&iacute;nimo) y las dimensiones de los transistores que pueden    ser utilizados en el dise&ntilde;o est&aacute;n determinadas por los valores    extremos de inductancia y capacidad disponibles en el proceso tecnol&oacute;gico.    Los resultados obtenidos corroboran la necesidad de incluir toda la informaci&oacute;n    tecnol&oacute;gica posible de los elementos pasivos dentro del flujo de dise&ntilde;o    de circuitos integrados para aplicaciones de radiofrecuencia. </font>     <P><font size="2" face="Verdana"><B>Palabras claves:</B> amplificador de bajo    ruido (LNA), CMOS, circuito integrado, bajo consumo, elementos pasivos, radiofrecuencia    (RF) </font>   <hr size="1" noshade>     <P><B><font size="2" face="Verdana">ABSTRACT</font></B>      <P><font size="2" face="Verdana">This paper analyses the impact of technological    limits of passive elements on integrated CMOS Low-Noise Amplifiers (LNAs) design.    The topology under study is the commonly used inductively degenerated common-source    LNA. An equation-based analysis is presented, which is verified and complemented    by means of simulation. Simulations were carried out using a 130-nm 1.2-V CMOS    technology, working at 2.4 GHz. We obtained that inductance and capacitance    values available in the technological process constraint the achievable maximum    gain, minimum power consumption and transistor sizing. Results also show that    designers must include as much information as possible about passive elements    into the design procedure of radiofrequency integrated circuits. </font><font face="Verdana">      ]]></body>
<body><![CDATA[<P><font size="2"><B>Key words: </B>low-noise amplifier (LNA), CMOS, integrated    circuit, low power, passive elements, radio frequency</font></font>  <hr size="1" noshade>     <P>&nbsp;     <P>&nbsp;     <P><B><font size="3" face="Verdana">INTRODUCCI&Oacute;N</font> </B>     <P>&nbsp;     <P><font size="2" face="Verdana">En 1958, Jack Kilby demostr&oacute; que era posible    fabricar en una misma pieza de semiconductor los distintos componentes de un    circuito, tanto los transistores como los elementos pasivos, dando origen al    circuito integrado <SUP>1</SUP>. Sobre la base de este hito, los avances que    se sucedieron en la microelectr&oacute;nica potenciaron el desarrollo vertiginoso    de las tecnolog&iacute;as de las comunicaciones, la inform&aacute;tica y las    ciencias de la computaci&oacute;n, imprescindibles en la sociedad moderna. </font>     <P><font size="2" face="Verdana">El mercado de fabricaci&oacute;n de los circuitos    integrados est&aacute; ampliamente dominado por la tecnolog&iacute;a CMOS, debido    a que, entre otros factores, es la que presenta el menor costo de producci&oacute;n    <SUP>2</SUP>. La continua miniaturizaci&oacute;n de los transistores MOS ha    permitido, adem&aacute;s, aumentar la capacidad y velocidad de procesamiento    de la informaci&oacute;n, con una disminuci&oacute;n simult&aacute;nea del consumo    de potencia <SUP>3</SUP>.</font>     <P><font size="2" face="Verdana">Esto ha beneficiado las prestaciones tanto de    los circuitos digitales como las de los anal&oacute;gicos, incluyendo los de    radiofrecuencia (RF) <SUP>4</SUP>. La utilizaci&oacute;n de las actuales tecnolog&iacute;as    CMOS submicrom&eacute;tricas permiten, por ejemplo, la integraci&oacute;n en    un mismo chip de circuitos de comunicaci&oacute;n completos (desde los bloques    de RF hasta el procesamiento digital en banda base) para la comunicaci&oacute;n    inal&aacute;mbrica con frecuencias en el orden de los gigahertz (GHz) <SUP>5,    6</SUP>. Sin embargo, y aun cuando los elementos pasivos estuvieron presentes    desde la concepci&oacute;n de los circuitos integrados, la complejidad que presenta    la fabricaci&oacute;n y modelaci&oacute;n de los mismos (principalmente de los    inductores) es una de las causas que dificultan el dise&ntilde;o microelectr&oacute;nico    de RF<SUP>7</SUP>. </font>     <P><font size="2" face="Verdana">En los circuitos de comunicaci&oacute;n integrados,    el dise&ntilde;o de los bloques de RF constituye la dificultad fundamental para    la implementaci&oacute;n del sistema <SUP>8</SUP>. En el caso particular de    los receptores de RF, el rendimiento del amplificador de bajo ruido (LNA) es    determinante en el desempe&ntilde;o del sistema como un todo <SUP>8, 9</SUP>.    Con el LNA se debe garantizar el m&iacute;nimo nivel de se&ntilde;al detectable    (sensibilidad), a trav&eacute;s de un valor suficientemente alto de ganancia    y una baja contribuci&oacute;n de ruido <SUP>8-10</SUP>. Simult&aacute;neamente,    el LNA tambi&eacute;n debe ofrecer un valor adecuado de su impedancia de entrada    (que garantice el acoplamiento de impedancias respecto a la salida de la etapa    precedente, t&iacute;picamente un filtro selector de banda con impedancia de    salida de 50 &Omega;), un valor suficientemente alto de linealidad (caracterizada    t&iacute;picamente mediante el punto de intercepci&oacute;n de intermodulaci&oacute;n    de tercer orden, <I>IP<SUB>3</SUB></I> <SUP>8</SUP>) y un alto aislamiento inverso    <SUP>10</SUP>. </font>     <P><font size="2" face="Verdana">El LNA de configuraci&oacute;n fuente com&uacute;n    (CS-LNA) con degeneraci&oacute;n inductiva (<a href="#fig1">Fig. 1</a>) es una topolog&iacute;a ampliamente utilizada en    los receptores CMOS integrados para comunicaciones inal&aacute;mbricas de corto    alcance (tales como WiFi, Bluetooth, y Zigbee) <SUP>9-11</SUP>. En el dise&ntilde;o    de un CS-LNA con ganancia y consumo de potencia determinados, los transistores    pueden dimensionarse para minimizar la figura de ruido (<I>NF</I>), como ha    sido demostrado en trabajos previos sobre esta topolog&iacute;a <SUP>12-14</SUP>.    En el CS-LNA puede obtenerse alta linealidad con bajo consumo aprovechando un    pico del <I>IP<SUB>3</SUB></I> que aparece en los transistores MOS polarizados    en inversi&oacute;n moderada <SUP>15</SUP>. Este pico del <I>IP<SUB>3</SUB></I>    ocurre aproximadamente para un mismo valor de la densidad de corriente en el    transistor de fuente com&uacute;n <SUP>16, 17</SUP>, por lo que para un consumo    determinado la linealidad pudiera maximizarse tambi&eacute;n a trav&eacute;s    del dimensionado apropiado de los transistores. </font>     ]]></body>
<body><![CDATA[<P>      <P align="center"><img src="/img/revistas/eac/v36n3/f0101315.jpg"><a name="fig1"/></a>     <P><font size="2" face="Verdana">Seg&uacute;n las consideraciones expuestas en    el p&aacute;rrafo anterior, para balancear adecuadamente el ruido, la linealidad    y el consumo de potencia del LNA se propone realizar una exploraci&oacute;n    del espacio de dise&ntilde;o, consistente en el barrido del ancho de M<SUB>1</SUB>    (W<SUB>1</SUB>) con distintos valores de la corriente de polarizaci&oacute;n    (<I>I<SUB>D</SUB></I>) <SUP>18</SUP>. Para cada combinaci&oacute;n de corriente    y ancho de los transistores es necesario buscar las dimensiones de los elementos    pasivos que garanticen los requerimientos de ganancia y acoplamiento de impedancias    (s&iacute;ntesis del LNA), para luego obtener la figura de ruido y el <I>IP<SUB>3</SUB></I>    de cada LNA sintetizado. El conjunto de resultados obtenidos para diferentes    LNA conforman el espacio de dise&ntilde;o del cual se podr&aacute; escoger el    circuito que ser&aacute; implementado. Sin embargo, la selecci&oacute;n de los    elementos pasivos en la s&iacute;ntesis de cada LNA est&aacute;n limitadas por    las caracter&iacute;sticas tecnol&oacute;gicas de cada proceso de fabricaci&oacute;n,    por tanto, estos l&iacute;mites impondr&aacute;n restricciones adicionales al    dise&ntilde;o. Este es un aspecto sobre el cual no se han encontrado referencias    en la revisi&oacute;n bibliogr&aacute;fica realizada. </font>     <P><font size="2" face="Verdana">En este art&iacute;culo se presenta un an&aacute;lisis    de las restricciones impuestas por los l&iacute;mites tecnol&oacute;gicos de    los elementos pasivos en el dise&ntilde;o de un LNA CMOS, de configuraci&oacute;n    fuente com&uacute;n con degeneraci&oacute;n inductiva. </font>     <P><font size="2" face="Verdana">Primeramente se obtienen, a partir del an&aacute;lisis    del circuito, dependencias cualitativas entre los valores de los elementos pasivos    y los objetivos de s&iacute;ntesis del LNA (ganancia, corriente de polarizaci&oacute;n    y ancho de los transistores), que permiten prever c&oacute;mo los par&aacute;metros    constructivos limitan el desempe&ntilde;o funcional del amplificador. </font>     <P><font size="2" face="Verdana">Estas dependencias fueron posteriormente comprobadas    y enriquecidas a trav&eacute;s de simulaciones, realizadas para una tecnolog&iacute;a    CMOS de 130 nm con 1.2 V de alimentaci&oacute;n y una frecuencia de trabajo    de 2.45 GHz. Para la topolog&iacute;a estudiada, se muestra c&oacute;mo la ganancia    m&aacute;xima, la corriente de polarizaci&oacute;n m&iacute;nima (y, por tanto,    el consumo de potencia m&iacute;nimo) y las dimensiones de los transistores    utilizados en el dise&ntilde;o pueden estar determinadas por los valores extremos    de inductancia y capacidad disponibles en el proceso tecnol&oacute;gico. </font>      <P><font size="3" face="Verdana"><B>An&aacute;lisis te&oacute;rico de los l&iacute;mites  impuestos por los elementos pasivos en la s&iacute;ntesis del LNA </B></font><font face="Verdana"><B>     <P><font size="2">Descripci&oacute;n y an&aacute;lisis del LNA de fuente com&uacute;n    con degeneraci&oacute;n inductiva</font></B></font>      <P><font size="2" face="Verdana">La <a href="#fig1">Fig. 1</a> muestra    el esquema b&aacute;sico de un CS-LNA con degeneraci&oacute;n inductiva. La    degeneraci&oacute;n inductiva (a trav&eacute;s de <I>L<SUB>s</SUB></I>) produce    una componente resistiva en la impedancia de entrada sin introducir una fuente    de ruido extra <SUP>19</SUP>. El capacitor <I>C<SUB>X</SUB></I> permite minimizar    la figura de ruido para valores espec&iacute;ficos de ganancia y consumo <SUP>13</SUP>.    El inductor de compuerta, <I>L<SUB>g</SUB></I>, se incluye para sintonizar la    impedancia de entrada. El transistor M<SUB>2</SUB> se utiliza como etapa cascode,    para disminuir el efecto Miller sobre el transistor M<SUB>1</SUB> y mejorar    el aislamiento inverso <SUP>9</SUP>. El inductor <I>L<SUB>D</SUB></I> forma    una red resonante paralela con las capacidades de salida de la etapa cascode    y de la impedancia vista hacia la carga. El divisor capacitivo (<I>C<SUB>1</SUB></I>,    <I>C<SUB>P</SUB></I>) se incluye para acoplar la impedancia de salida a los    50 &Omega; del analizador de espectro, que se utilizar&aacute; en la caracterizaci&oacute;n    experimental del LNA como circuito independiente. El resistor de polarizaci&oacute;n    de compuerta (<I>R<SUB>G</SUB></I>) y el capacitor de bloqueo de la componente    de directa en la entrada (<I>C<SUB>b</SUB></I>) deben presentar impedancias    suficientemente alta y baja, respectivamente, para que sus efectos sean despreciables    bajo las condiciones normales de operaci&oacute;n. Por su parte, la tensi&oacute;n    de polarizaci&oacute;n de compuerta de M<SUB>1</SUB> (V<SUB>BIAS</SUB>) puede    ser obtenido a partir de V<SUB>DD</SUB> mediante un espejo de corriente o alg&uacute;n    otro circuito que proporcione una referencia de tensi&oacute;n <SUP>20</SUP>.    </font>     <P><font size="2" face="Verdana">La ganancia de potencia disponible del LNA (<I>G</I>)    puede expresarse mediante (1) en funci&oacute;n de la transconductancia de la    etapa de entrada (<I>G<SUB>m</SUB>=|I<SUB>o</SUB>/V<SUB>s</SUB>|</I> ), la resistencia    de fuente (<I>R<SUB>S</SUB></I>) y la conductancia de la etapa de salida [<I>G<SUB>o</SUB>'=</I>Re(<I>Y<SUB>o</SUB>'</I>)].    Para obtener esta expresi&oacute;n se ha considerado que existe acoplamiento    de impedancias en ambos puertos y se han despreciado las p&eacute;rdidas en    los capacitores de la red de acoplamiento de salida. En (1), <I>V<SUB>S</SUB></I>    e <I>I<SUB>o</SUB></I> son valores efectivos. </font>      ]]></body>
<body><![CDATA[<P align="left"><img src="/img/revistas/eac/v36n3/e0101315.gif">     <P><font size="2" face="Verdana">La conductancia de la etapa de salida es el paralelo    de la conductancia de salida de la etapa cascode [Re(<I>Y<SUB>od</SUB></I>)]    y la resistencia par&aacute;sita paralela del inductor de drenaje (<I>R<SUB>D</SUB></I>=<I>&omega;<SUB>0</SUB>L<SUB>    D</SUB>Q<SUB>D</SUB></I>), siendo <I>&omega;<SUB>0</SUB></I> la frecuencia    de trabajo y <I>Q<SUB>D</SUB></I> el factor de calidad de <I>L<SUB>D</SUB></I>:    </font>     <P align="left"><img src="/img/revistas/eac/v36n3/e0201315.gif">     <P><font size="2" face="Verdana">Mediante el an&aacute;lisis de peque&ntilde;a    se&ntilde;al con modelos simplificados (considerando en M<SUB>1</SUB> solo la    capacidad compuerta-fuente, <I>C<SUB>gs</SUB></I>, y el efecto transistor, <I>i<SUB>o</SUB></I>=<I>g<SUB>m</SUB>v<SUB>gs</SUB></I>    , tomando <I>L<SUB>S</SUB></I>, <I>L<SUB>g</SUB></I> y <I>C<SUB>X</SUB></I>    como ideales y despreciando el efecto de carga de la etapa cascode sobre la    etapa de entrada), la transconductancia con acoplamiento de impedancias en la    entrada puede expresarse como <SUP>9</SUP>: </font>     <P align="left"><img src="/img/revistas/eac/v36n3/e0301315.gif">     <P><font size="2" face="Verdana">Puede observarse en las expresiones anteriores    que la ganancia del LNA depende tanto de las caracter&iacute;sticas del inductor    de drenaje (<I>L<SUB>D</SUB></I>) como de las del inductor de degeneraci&oacute;n    (<I>L<SUB>S</SUB></I>); en el primero dependiendo del producto de su inductancia    y su factor de calidad, mientras que en el segundo solo de su inductancia. </font>     <P><font size="2" face="Verdana">Por otra parte, en la selecci&oacute;n del inductor    de drenaje tambi&eacute;n es necesario tener en cuenta la respuesta en frecuencia    de la impedancia de salida. Si se desea ampliar el intervalo de frecuencias    para el cual la impedancia de salida tenga un valor adecuado se debe disminuir    el factor de calidad de la red resonante, por lo que se debe escoger un valor    bajo de <I>Q<SUB>D</SUB></I>. Para mantener el mismo aporte de la red de salida    a la ganancia, cuando se disminuye <I>Q<SUB>D</SUB></I> debe aumentarse <I>L<SUB>D</SUB></I>    en la misma proporci&oacute;n. Sin embargo, el valor m&aacute;ximo de la inductancia    est&aacute; restringido tanto por los l&iacute;mites tecnol&oacute;gicos espec&iacute;ficos    de los inductores (que incluye la dependencia entre los posibles valores del    factor de calidad con el valor de la inductancia <SUP>21</SUP>) como por la    capacidad m&iacute;nima en la red resonante de salida <SUP>10</SUP>. Debido    a los compromisos y restricciones presentes en la selecci&oacute;n del inductor    de drenaje se propone que sean fijadas primero las caracter&iacute;sticas del    mismo para luego seleccionar el resto de los elementos pasivos. </font>     <P><font size="2" face="Verdana">Del an&aacute;lisis de peque&ntilde;a se&ntilde;al    simplificado se obtiene un grupo de ecuaciones que permite establecer un orden    l&oacute;gico para determinar los elementos pasivos de la etapa de entrada.    Este orden se muestra en forma de diagrama de flujo en la <a href="#fig2">Fig.    2</a>, incluyendo las dependencias con las dimensiones y polarizaci&oacute;n    de los transistores <SUP>20</SUP>, donde <I>C<SUB>T</SUB> </I>=<I>C<SUB>X</SUB></I>+<I>C<SUB>gs</SUB></I>    es la capacidad equivalente total entre la compuerta y la fuente de M<SUB>1</SUB>.    </font>      <P><font size="2" face="Verdana">A causa de las simplificaciones realizadas en    los modelos, estas expresiones no proveen la exactitud adecuada para calcular    los valores de los elementos pasivos que ser&aacute;n utilizados en el dise&ntilde;o    final, sin embargo, pueden utilizarse para prever las restricciones impuestas    por los l&iacute;mites tecnol&oacute;gicos. A continuaci&oacute;n se analizar&aacute;    c&oacute;mo las variaciones de cada uno de los objetivos de s&iacute;ntesis    del LNA (ganancia, corriente de polarizaci&oacute;n y ancho de los transistores)    inciden sobre los valores de los elementos pasivos requeridos para garantizar    la ganancia y el acoplamiento de impedancias. </font>     <P>      ]]></body>
<body><![CDATA[<P align="center"><img src="/img/revistas/eac/v36n3/f0201315.jpg"><a name="fig2"/></a>     <P>      <P><font size="3" face="Verdana"><B>Comportamiento de los elementos pasivos en    funci&oacute;n de los objetivos de s&iacute;ntesis </B></font><font face="Verdana"><B>     <P><font size="2">Aumento del aporte de la etapa de transconductancia a la ganancia,    manteniendo constantes la corriente de polarizaci&oacute;n y el ancho de los    transistores</font></B></font>      <P><font size="2" face="Verdana">El aporte fundamental a la ganancia del LNA debe    garantizarlo la etapa de entrada, mediante un valor suficientemente alto de    <I>G<SUB>m</SUB></I>, para reducir la figura de ruido <SUP>9, 10</SUP>. Seg&uacute;n    las expresiones mostradas en la <a href="#fig2">Fig. 2</a>, para aumentar <I>G<SUB>m</SUB></I> hay que disminuir    el valor de <I>L<SUB>S</SUB></I>, lo que a su vez implica una reducci&oacute;n    de <I>C<SUB>T</SUB></I> para mantener fija la resistencia de entrada (teniendo    en cuenta que la transconductancia del transistor, <I>g<SUB>m</SUB></I>, no    var&iacute;a para <I>W<SUB>1</SUB></I> e <I>I<SUB>D</SUB></I> constantes). Tanto    la disminuci&oacute;n de <I>L<SUB>S</SUB></I> como la de <I>C<SUB>T</SUB></I>    requieren un aumento de <I>L<SUB>g</SUB></I> para no alterar la frecuencia de    resonancia. A su vez, para dimensiones fijas de M<SUB>1</SUB> (<I>C<SUB>gs</SUB></I>    constante) la disminuci&oacute;n de <I>C<SUB>T</SUB></I> es obtenida utilizando    un menor valor de <I>C<SUB>X</SUB></I>. Por tanto, el valor m&aacute;ximo de    <I>G<SUB>m</SUB></I> puede estar limitado por los valores m&iacute;nimos de    <I>L<SUB>S</SUB></I> (<I>L<SUB>Sm&iacute;n</SUB></I>), de <I>C<SUB>X</SUB></I>    (<I>C<SUB>Xm&iacute;n</SUB></I>) o el valor m&aacute;ximo de <I>L<SUB>g</SUB></I>    (<I>L<SUB>gm&aacute;x</SUB></I>). </font>     <P><font size="2" face="Verdana"><B>Disminuci&oacute;n de la corriente de polarizaci&oacute;n,    manteniendo constantes la ganancia y el ancho de los transistores</B> </font>      <P><font size="2" face="Verdana">Para disminuir el consumo de potencia del circuito,    con una tensi&oacute;n de alimentaci&oacute;n constante, es necesario reducir    el valor de la corriente <I>I<SUB>D</SUB></I>. La variaci&oacute;n de <I>I<SUB>D</SUB></I>    afecta la conductancia de salida de M<SUB>2</SUB> <SUP>20</SUP>, sin embargo,    si dicha conductancia es despreciable frente a la del inductor de drenaje, la    conductancia de salida del LNA permanece invariable (2). Bajo estas condiciones,    el valor de <I>G<SUB>m</SUB></I> tambi&eacute;n debe permanecer constante si    se desea mantener fija la ganancia. </font>      <P><font size="2" face="Verdana">Suponiendo <I>G<SUB>m</SUB></I> constante, seg&uacute;n    las expresiones aproximadas de la <a href="#fig2">Fig. 2</a> el valor de <I>L<SUB>S</SUB></I> tambi&eacute;n    debe permanecer invariable. Sin embargo, al disminuir la corriente de polarizaci&oacute;n    disminuye la transconductancia de M<SUB>1</SUB> (<I>g<SUB>m</SUB></I>), lo que    requiere una reducci&oacute;n del valor de <I>C<SUB>T</SUB></I> para mantener    fija la resistencia de entrada. Al igual que en el caso anterior, esto implica    el aumento de <I>L<SUB>g</SUB></I> y la disminuci&oacute;n de <I>C<SUB>X</SUB></I>.    Por tanto, el valor m&iacute;nimo de <I>I<SUB>D</SUB></I> puede estar limitado    por los valores m&iacute;nimo de <I>C<SUB>X</SUB></I> (<I>C<SUB>Xm&iacute;n</SUB></I>)    o m&aacute;ximo de <I>L<SUB>g</SUB></I> (<I>L<SUB>gm&aacute;x</SUB></I>). </font>     <P><font size="2" face="Verdana"><B>L&iacute;mites en el ancho de los transistores,    manteniendo constantes la ganancia y la corriente de polarizaci&oacute;n</B>    </font>      <P><font size="2" face="Verdana">En la metodolog&iacute;a de dise&ntilde;o seguida    para el LNA debe realizarse un barrido del ancho de los transistores para valores    fijos de ganancia y corriente de polarizaci&oacute;n. Para analizar los efectos    de las variaciones del ancho de los transistores se ha supuesto nuevamente <I>G<SUB>m</SUB></I>    constante (por tanto, <I>L<SUB>S</SUB></I> constante). Al disminuir el ancho    de M<SUB>1</SUB> (<I>W<SUB>1</SUB></I>), con corriente constante, disminuye    su transconductancia (<I>g<SUB>m</SUB></I>) <SUP>20</SUP>, lo que requiere la    reducci&oacute;n del valor de <I>C<SUB>T</SUB></I>. Esto &uacute;ltimo, como    ya fue analizado, provoca el aumento de <I>L<SUB>g</SUB></I>. Por tanto, el    valor m&iacute;nimo de <I>W<SUB>1</SUB></I> puede estar limitado por <I>L<SUB>gm&aacute;x</SUB></I>.    De forma contraria, el aumento del ancho de los transistores implicar&iacute;a    la disminuci&oacute;n de <I>L<SUB>g</SUB></I>, aunque este efecto no debe representar    una limitaci&oacute;n pr&aacute;ctica ya que implicar&iacute;a el uso de transistores    muy anchos, que no son habituales en aplicaciones de bajo consumo. </font>      ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana">El an&aacute;lisis de la dependencia de <I>C<SUB>X</SUB></I>    con el ancho de los transistores es un poco m&aacute;s complejo. Cuando aumenta    el ancho de M<SUB>1</SUB> no solo aumenta <I>C<SUB>T</SUB></I>, relacionado    con <I>g<SUB>m</SUB></I>, sino que tambi&eacute;n aumenta la capacidad intr&iacute;nseca    de M<SUB>1</SUB>, <I>C<SUB>gs</SUB></I>. Por tanto, el comportamiento de <I>C<SUB>X</SUB></I>    depender&aacute; de la raz&oacute;n de cambio de <I>C<SUB>T</SUB></I> y <I>C<SUB>gs</SUB></I>    respecto al ancho del transistor: si <I>C<SUB>T</SUB></I> aumenta m&aacute;s    que <I>C<SUB>gs</SUB></I> para un mismo incremento de <I>W<SUB>1</SUB></I> entonces    <I>C<SUB>X</SUB></I> aumenta, y viceversa. La expresi&oacute;n (4) presenta    esta doble dependencia, considerando como aproximaci&oacute;n que la transconductancia    es proporcional a la ra&iacute;z cuadrada del producto corriente-ancho [&radic;(<I>I<SUB>D</SUB>W<SUB>1</SUB></I>)]    y que la capacidad compuerta-fuente es proporcional al ancho del transistor    <SUP>20</SUP>. Tomando, como caso hipot&eacute;tico, que ambas constantes de    proporcionalidad tengan valor unitario, en la <a href="#fig3">Fig. 3</a> se    ha graficado la dependencia de C<SUB>X</SUB> con el ancho del transistor para    diferentes valores de la corriente de polarizaci&oacute;n. </font>      <P align="left"><img src="/img/revistas/eac/v36n3/e0401315.gif">     <P>      <P align="center"><img src="/img/revistas/eac/v36n3/f0301315.jpg"><a name="fig3"/></a>      <P>      <P><font size="2" face="Verdana">En la <a href="#fig3">Fig. 3b</a> se    observa que el valor m&aacute;ximo del ancho del transistor va a estar limitado    por el valor m&iacute;nimo de <I>C<SUB>X</SUB></I>. Adem&aacute;s, mientras    menor sea la corriente de polarizaci&oacute;n menor ser&aacute; el valor m&aacute;ximo    <I>W<SUB>1</SUB></I>, por lo que la disminuci&oacute;n del consumo de potencia    limita las dimensiones de los transistores que puedan ser utilizadas en la implementaci&oacute;n    del LNA. Del comportamiento esbozado en la <a href="/img/revistas/eac/v36n3/f0401315.jpg">Fig. 4b</a> tambi&eacute;n puede inferirse    la existencia un intervalo de <I>W<SUB>1</SUB></I>, en el entorno del m&aacute;ximo    de la funci&oacute;n, donde el valor de <I>C<SUB> X</SUB></I> requerido sea    mayor que el valor m&aacute;ximo de capacidad disponible en la tecnolog&iacute;a.    Sin embargo, como esto ocurre para los mayores valores de <I>I<SUB>D</SUB></I>,    este fen&oacute;meno no debe representar una limitante pr&aacute;ctica al dise&ntilde;ar    para valores bajos de consumo. Por tanto, el valor m&aacute;ximo de <I>W<SUB>1</SUB></I>    puede estar limitado por <I>C<SUB>Xm&iacute;n</SUB></I>. </font>     <P><font size="2" face="Verdana"><B><I>Efectos secundarios no considerados en    los modelos simplificados</I></B> </font>     <P><font size="2" face="Verdana">Se ha demostrado en estudios previos sobre esta    tecnolog&iacute;a, que los efectos capacitivos del transistor M<SUB>1</SUB>    no considerados hasta el momento (la capacidad compuerta-sustrato, <I>C<SUB>gb</SUB></I>,    y la capacidad compuerta-drenaje, <I>C<SUB>gd</SUB></I>) provocan una reducci&oacute;n    de la ganancia de potencia respecto a la estimada en el an&aacute;lisis con    modelos simplificados <SUP>10</SUP>. Igualmente, la disminuci&oacute;n de la    corriente <I>I<SUB>D</SUB></I> provoca un aumento de la impedancia de entrada    de la etapa cascode (que es el inverso de la transconductancia de M<SUB>2</SUB>,    <I>g<SUB>m2</SUB></I> <SUP>20</SUP>), lo que tambi&eacute;n produce la disminuci&oacute;n    de la ganancia. </font>     <P><font size="2" face="Verdana">Por tanto, mientras m&aacute;s anchos sean los    transistores (mayores capacidades par&aacute;sitas) o menor sea la corriente,    se requiere un mayor valor de <I>G<SUB>m</SUB></I> para contrarrestar la disminuci&oacute;n    de ganancia introducida por ambas condiciones. </font>     <P>      ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana">Esto implica que la corriente m&iacute;nima y    el ancho m&aacute;ximo de los transistores estar&aacute;n limitados, adem&aacute;s,    por las mismas causas que limitan el m&aacute;ximo de <I>G<SUB>m</SUB></I>,    o sea, <I>L<SUB>Sm&iacute;n</SUB></I>, <I>C<SUB>Xm&iacute;n</SUB></I> o <I>L<SUB>gm&aacute;x</SUB></I>    (aunque, en el caso particular de <I>L<SUB>g</SUB></I>, el aumento de su valor    como efecto secundario del aumento del ancho del transistor debe contrarrestarse    con la disminuci&oacute;n de esta inductancia prevista por el an&aacute;lisis    con modelos simplificados para esta misma condici&oacute;n). </font>     <P><font size="2" face="Verdana">En la <a href="/img/revistas/eac/v36n3/t0101315.jpg">Tabla 1</a> se    resume la influencia de los l&iacute;mites tecnol&oacute;gicos de los elementos    pasivos sobre el dise&ntilde;o del LNA, seg&uacute;n el an&aacute;lisis te&oacute;rico    realizado en esta secci&oacute;n. Se han incluido las consecuencias previstas    a partir del an&aacute;lisis con modelos simplificados (efectos primarios) y    las consideraciones realizadas sobre los efectos secundarios. </font>     <P><font size="2" face="Verdana"><B>Verificaci&oacute;n mediante simulaciones    para una tecnolog&iacute;a espec&iacute;fica y aplicaci&oacute;n en el dise&ntilde;o</B>    </font>     <P><font size="2" face="Verdana">Para comprobar y complementar los an&aacute;lisis    realizados en la secci&oacute;n anterior se ha realizado una exploraci&oacute;n    del espacio de dise&ntilde;o utilizando los modelos proporcionados por el fabricante    de la tecnolog&iacute;a disponible: CMOS de 130 nm de longitud nominal del canal    de los transistores, con una capa de polisilicio y ocho capas de metal (1P8M),    con 1.2 V de alimentaci&oacute;n. En la s&iacute;ntesis de los LNA se tomaron    como especificaciones una ganancia m&iacute;nima de 10 dB y acoplamientos de    impedancia en ambos puertos por debajo de -10 dB, referidos a una impedancia    de 50 &Omega;, en la banda de 2.4 a 2.5 GHz. Estos valores son requeridos para    la implementaci&oacute;n de un receptor ZigBee/IEEE 802.15.4 <SUP>22, 23</SUP>.    Adem&aacute;s, el ancho de M<SUB>2</SUB> (W<SUB>2</SUB>) se estableci&oacute;    a W<SUB>2</SUB>=W<SUB>1</SUB>/2, para disminuir el aporte de este transistor    a la capacidad de carga y as&iacute; aumentar el margen de selecci&oacute;n    de la red de acoplamiento de salida <SUP>10</SUP>. Se tom&oacute; la misma longitud    de canal para todos los transistores (L<SUB>1</SUB>=L<SUB>2</SUB>=L), analiz&aacute;ndose    dos valores distintos: el m&iacute;nimo permitido por la tecnolog&iacute;a (L<SUB>m&iacute;n</SUB>    = 120 nm) y el doble del mismo (2L<SUB>m&iacute;n</SUB> = 240 nm) </font>      <P><font size="2" face="Verdana"><B>Caracter&iacute;sticas de los elementos pasivos    disponibles</B> </font>     <P><font size="2" face="Verdana">Los capacitores de la tecnolog&iacute;a utilizada    son del tipo metal-aislante-metal (MiM, por sus siglas en ingl&eacute;s), mientras    que los inductores est&aacute;n formados por espiras octogonales y tienen la    posibilidad de incluirles un plano de tierra para disminuir el acoplamiento    con el sustrato <SUP>24</SUP> (<a href="/img/revistas/eac/v36n3/f0401315.jpg">Fig. 4</a>).</font>     <P><font size="2" face="Verdana">Mediante simulaciones se obtuvieron los par&aacute;metros    para el modelado del circuito de estos elementos a partir de sus caracter&iacute;sticas    constructivas: para los capacitores el &aacute;rea de las placas paralelas (la    separaci&oacute;n entre las placas est&aacute; fijada por la tecnolog&iacute;a);    para los inductores el n&uacute;mero de vueltas, <I>nt</I>, el di&aacute;metro    exterior, <I>od</I>, y el ancho de las espiras, <I>w</I> (la separaci&oacute;n    entre espiras, <I>s</I>, est&aacute; fijada por la tecnolog&iacute;a). </font>     <P><font size="2" face="Verdana">En el caso de los capacitores es posible obtener    capacidades de hasta 5 pF con p&eacute;rdidas despreciables respecto a la componente    reactiva. Para los inductores, la relaci&oacute;n entre las magnitudes de inter&eacute;s    (inductancia, factor de calidad y resistencia par&aacute;sita paralela) se encuentran    graficadas en la <a href="#fig5">Fig. 5</a>. </font>     <P><font size="2" face="Verdana">De los posibles inductores, ser&aacute;n utilizados    en compuerta y fuente (<I>L<SUB>g</SUB></I> y <I>L<SUB>S</SUB></I>) los de mayor    factor de calidad en cada intervalo de inductancia (<a href="#fig5">Fig. 5a</a>),    para disminuir su aporte a la figura de ruido <SUP>9, 10, 21</SUP>. El inductor    de drenaje fue seleccionado entre los de menor factor de calidad en funci&oacute;n    de la resistencia par&aacute;sita paralela (<a href="#fig5">Fig. 5b</a>), tomando    valores intermedios de resistencia e inductancia (<I>L<SUB>D</SUB></I>=9.5 nH;    <I>Q<SUB>D</SUB></I>=13;<I> R<SUB>D</SUB></I>&asymp;2 k&Omega;). </font>      <P><font size="2" face="Verdana">A partir de estos valores es posible, de ser    necesario, aumentar el aporte de este inductor a la ganancia con un ancho de    banda aproximadamente constante (al aumentar la resistencia por encima de 2    k&Omega; el valor de Q presenta pocas variaciones), o bien aumentar el ancho    de banda pero sacrificando el aporte a la ganancia. </font>     ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana"><B>Comportamiento de los elementos pasivos en    funci&oacute;n de los objetivos de s&iacute;ntesis en la tecnolog&iacute;a disponible</B>    </font>     <P><font size="2" face="Verdana">El estudio del comportamiento de los elementos    pasivos en funci&oacute;n de los objetivos de s&iacute;ntesis fue realizado    en dos fases. En la primera se realiz&oacute; un barrido de la corriente de    polarizaci&oacute;n (<I>I<SUB>D</SUB></I>) y del ancho de canal del transistor    M<SUB>1</SUB> (W<SUB>1</SUB>), con una ganancia cercana al valor m&iacute;nimo    (10.5&#177;0.5 dB). En la segunda etapa se fij&oacute; la corriente y se realiz&oacute;    un barrido de la ganancia y de W<SUB>1</SUB>. </font>     <P>      <P align="center"><img src="/img/revistas/eac/v36n3/f0501315.jpg"><a name="fig5"/></a>      <P>      <P><font size="2" face="Verdana">Para cada combinaci&oacute;n de ganancia, corriente    y ancho de los transistores se buscaron, utilizando resultados de simulaciones,    las dimensiones de los elementos pasivos que garantizan que el LNA correspondiente    cumpla con los requerimientos de acoplamiento de impedancias (con un margen    adicional de 5 dB) y el valor de ganancia deseado. </font>     <P><font size="2" face="Verdana"><B>Variaci&oacute;n de la corriente de polarizaci&oacute;n    y del ancho de los transistores</B> </font>      <P><font size="2" face="Verdana">En la <a href="/img/revistas/eac/v36n3/f0601315.jpg">Fig. 6</a> se    muestran los valores de los elementos pasivos de los LNA sintetizados para una    ganancia deseada de 10.5&#177;0.5 dB, en funci&oacute;n del ancho del transistor    M<SUB>1</SUB> y la corriente de polarizaci&oacute;n. Todos los LNA sintetizados    presentan acoplamientos S<SUB>11</SUB>, S<SUB>22</SUB>&lt;-15 dB y ganancias    en el intervalo [10.3; 10.8] dB. </font>      <P><font size="2" face="Verdana">Con los resultados mostrados en la figura se    comprueban los efectos primarios y secundarios previstos en los an&aacute;lisis    te&oacute;ricos. En la medida en que disminuye la corriente de polarizaci&oacute;n    es necesario disminuir la inductancia de degeneraci&oacute;n, aumenta el valor    requerido de <I>L<SUB>g</SUB></I> y disminuye el de <I>C<SUB>X</SUB></I>. </font>     <P><font size="2" face="Verdana">La inductancia <I>L<SUB>S</SUB></I> se mantiene    pr&aacute;cticamente constante respecto al ancho de los transistores para los    mayores valores de <I>I<SUB>D</SUB></I>. Sin embargo, mientras disminuye la    corriente de polarizaci&oacute;n se hace m&aacute;s notable la disminuci&oacute;n    de <I>L<SUB>S</SUB></I> con el aumento de W<SUB>1</SUB>. Este comportamiento    es m&aacute;s cr&iacute;tico en los transistores de mayor longitud de canal.    </font>     ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana">Aparece adem&aacute;s otro fen&oacute;meno, no    previsto en los an&aacute;lisis realizados: la disminuci&oacute;n de <I>L<SUB>S</SUB></I>    para valores peque&ntilde;os de W<SUB>1</SUB>. La causa de este comportamiento    puede estar asociada al aumento de las p&eacute;rdidas en el inductor de compuerta    (para valores peque&ntilde;os de W<SUB>1</SUB> el valor de <I>L<SUB>g</SUB></I>    es mayor y su factor de calidad disminuye, como se observ&oacute; en la <a href="#fig5">Fig. 5a</a>, lo que aumenta la resistencia par&aacute;sita    serie), que deben ser compensadas con un aumento de la transconductancia de    la etapa de entrada. Esto implica, a su vez, un aumento de <I>L<SUB>g</SUB></I>    y una disminuci&oacute;n de <I>C<SUB>X</SUB></I> adicionales a los previstos    en el an&aacute;lisis. Puede comprobarse tambi&eacute;n el aumento del valor    de <I>L<SUB>g</SUB></I> para valores peque&ntilde;os de W<SUB>1</SUB>, mientras    que para <I>I<SUB>D</SUB></I> = 0.3 mA aparece el aumento de <I>L<SUB>g</SUB></I>    con el incremento de W<SUB>1</SUB>. </font>     <P><font size="2" face="Verdana">En el caso de <I>C<SUB>X</SUB></I> se comprueba    el comportamiento previsto respecto al ancho de los transistores, dependiente    adem&aacute;s de <I>I<SUB>D</SUB></I>, previsto en la <a href="#fig3">Fig. 3</a>. Cuando se aumenta W<SUB>1</SUB> ocurre un incremento    inicial de <I>C<SUB>X</SUB></I>, hasta un valor m&aacute;ximo a partir del cual    comienza a disminuir. Tanto el valor m&aacute;ximo de <I>C<SUB>X</SUB></I> como    el valor de W<SUB>1</SUB> para el cual este ocurre, disminuyen mientras menor    es la corriente de polarizaci&oacute;n. </font>     <P><font size="2" face="Verdana">En cuanto al largo del canal utilizado, con transistores    de 240 nm los valores de <I>C<SUB>X</SUB></I> son menores que con transistores    de 120 nm. Esto se debe a que la capacidad intr&iacute;nseca entre compuerta    y fuente (<I>C<SUB>gs</SUB></I>) de M<SUB>1</SUB> en el primer caso es mayor    que en el segundo, por tanto, es necesario un menor valor de <I>C<SUB>X</SUB></I>    para mantener constante la capacidad equivalente total (<I>C<SUB>T</SUB></I>)    y no afectar la resistencia de entrada. Adem&aacute;s, el valor de <I>L<SUB>S</SUB></I>    presenta una mayor variaci&oacute;n en los transistores de 240 nm con la disminuci&oacute;n    de la corriente.</font>     <P><font size="2" face="Verdana">En el intervalo de dimensiones analizadas (16    a 104 &#181;m para L = 120 nm y 32 a 208 &#181;m para L = 240 nm) se demuestra    c&oacute;mo los l&iacute;mites tecnol&oacute;gicos restringen la s&iacute;ntesis    del LNA. Para ambos tipos de transistores, con una corriente <I>I<SUB>D</SUB>    </I>= 0.3 mA se requieren valores de <I>L<SUB>g</SUB></I> cercanos al m&aacute;ximo    disponible en la tecnolog&iacute;a (18 nH), por lo que no es posible sintetizar    amplificadores con menor consumo de potencia. Se aprecia adem&aacute;s c&oacute;mo    el valor m&aacute;ximo de <I>L<SUB>g</SUB></I> limita el ancho m&iacute;nimo    de los transistores para los menores valores de corriente de polarizaci&oacute;n.    </font>     <P><font size="2" face="Verdana">Por otra parte, con los transistores de 240 nm,    se puede observar tambi&eacute;n el acercamiento al l&iacute;mite m&iacute;nimo    de <I>L<SUB>S</SUB></I> (1 nH) y <I>C<SUB>X</SUB></I> (0 pF, o sea, ausencia    de este capacitor) con el aumento del ancho para los menores valores de corriente,    reduciendo el n&uacute;mero de amplificadores sintetizables. </font>     <P><font size="2" face="Verdana"><B>Variaci&oacute;n de la ganancia del LNA y    del ancho de los transistores</B> </font>      <P><font size="2" face="Verdana">Para comprobar la dependencia entre los elementos    pasivos del LNA con la ganancia se fij&oacute; la corriente de polarizaci&oacute;n    a 0.4 mA y se sintetizaron amplificadores con distintos valores de ganancia,    aumentando a partir de 10.5 dB. En la <a href="/img/revistas/eac/v36n3/f0701315.jpg">Fig. 7</a>    se muestran los valores de los elementos pasivos para cada LNA sintetizado,    en funci&oacute;n del ancho del transistor M<SUB>1</SUB> y la ganancia deseada.    Todos los LNA sintetizados presentan acoplamientos S<SUB>11</SUB>, S<SUB>22</SUB>&lt;-15    dB y ganancias con una diferencia modularmente menor que 0.3 dB respecto al    valor nominal. </font>      <P><font size="2" face="Verdana">Con estos resultados se comprueban las dependencias    establecidas mediante el an&aacute;lisis del circuito: el aumento de la ganancia    requiere la disminuci&oacute;n de <I>L<SUB>S</SUB></I> y de <I>C<SUB>X</SUB></I>,    as&iacute; como el aumento de <I>L<SUB>g</SUB></I>. Para ambos tipos de transistores    la ganancia m&aacute;xima queda determinada por el menor inductor realizable    f&iacute;sicamente que puede ser utilizado como degeneraci&oacute;n. </font>      <P><font size="2" face="Verdana">Con el aumento de la ganancia tambi&eacute;n    disminuye el n&uacute;mero de amplificadores que pueden ser sintetizados, debido    a las limitaciones que impone el valor m&aacute;ximo de <I>L<SUB>g</SUB></I>    sobre el ancho m&iacute;nimo de los transistores, as&iacute; como las impuestas    por los valores m&iacute;nimos de <I>L<SUB>S</SUB></I> y de <I>C<SUB>X</SUB></I>    sobre el ancho m&aacute;ximo. Esta disminuci&oacute;n es mayor si se incrementa    el largo del canal de los transistores. El comportamiento de los elementos pasivos    respecto a la variaci&oacute;n del ancho de los transistores para cada valor    de ganancia se corresponde con el an&aacute;lisis te&oacute;rico y con los resultados    obtenidos en el ac&aacute;pite anterior.</font>     <P><font size="2" face="Verdana"><B>Exploraci&oacute;n del espacio de dise&ntilde;o</B>    </font>     ]]></body>
<body><![CDATA[<P><font size="2" face="Verdana">La <a href="/img/revistas/eac/v36n3/f0801315.jpg">Fig. 8</a> muestra    los resultados de las simulaciones a 2.45 GHz para la figura de ruido (<I>NF</I>)    y el <I>IP<SUB>3</SUB></I> referido a la entrada (<I>IIP<SUB>3</SUB></I>) de    los LNA sintetizados con ganancia de 10.5&#177;0.5 dB, para completar la exploraci&oacute;n    del espacio de dise&ntilde;o. En la figura est&aacute;n se&ntilde;alados los    requerimientos para el receptor ZigBee <SUP>22, 23</SUP>. </font>      <P><font size="2" face="Verdana">Todos los LNA sintetizados garantizan la especificaci&oacute;n    de la figura de ruido (<I>NF</I>&lt;3 dB), pero la linealidad requerida (<I>IIP<SUB>3</SUB></I>&gt;-4    dBm) no se cumple para los valores m&aacute;s bajos de la corriente de polarizaci&oacute;n    (<I>I<SUB>D</SUB></I>=0.3 mA utilizando transistores de 120 nm e <I>I<SUB>D</SUB></I>&lt;0.5    mA con los de 240 nm). </font>     <P><font size="2" face="Verdana">Para <I>I<SUB>D</SUB></I>=0.3 mA, con ninguno    de los dos tipos de transistores puede asegurarse que se haya obtenido el pico    del <I>IIP<SUB>3</SUB></I>, ya que solo aparece la regi&oacute;n decreciente    de este par&aacute;metro respecto al aumento del ancho de los transistores.    Esto ocurre porque no fueron sintetizados circuitos con transistores de menor    ancho, debido a los l&iacute;mites impuestos por los elementos pasivos disponibles    en la tecnolog&iacute;a. En el caso de los LNA con transistores de 120 nm, en    los picos del <I>IIP<SUB>3</SUB></I> para <I>I<SUB>D</SUB></I>&ge;0.4 mA la    linealidad obtenida supera notablemente el requerimiento establecido, por lo    que pudiera esperarse un comportamiento similar para <I>I<SUB>D</SUB></I>=0.3    mA si hubiera sido posible la s&iacute;ntesis de circuitos con W<SUB>1</SUB>&lt;32    &#181;m. Por tanto, los l&iacute;mites tecnol&oacute;gicos de los elementos    pasivos inciden tanto de forma directa como indirecta en el consumo m&iacute;nimo    con el que puede dise&ntilde;arse este tipo de amplificador. </font>     <P>&nbsp;      <P><font size="3" face="Verdana"><B>CONCLUSIONES</B> </font>      <P>&nbsp;      <P><font size="2" face="Verdana">En este trabajo se present&oacute; un an&aacute;lisis    de las restricciones impuestas por los l&iacute;mites tecnol&oacute;gicos de    los elementos pasivos en el dise&ntilde;o de un LNA CMOS, de configuraci&oacute;n    fuente com&uacute;n con degeneraci&oacute;n inductiva. </font>     <P><font size="2" face="Verdana">A partir de un estudio realizado de esta topolog&iacute;a    mediante el an&aacute;lisis del circuito y simulaciones, se obtuvo que la ganancia    m&aacute;xima, el consumo de potencia m&iacute;nimo y las dimensiones de los    transistores que pueden ser utilizados en el dise&ntilde;o, est&aacute;n determinadas    por los valores extremos de inductancia y capacidad disponibles en el proceso    tecnol&oacute;gico. De manera general, la disminuci&oacute;n del largo del canal    de los transistores aumenta el n&uacute;mero de amplificadores que pueden ser    sintetizados con los elementos pasivos de una tecnolog&iacute;a espec&iacute;fica.    Los resultados obtenidos corroboran, adem&aacute;s, la necesidad de incluir    toda la informaci&oacute;n tecnol&oacute;gica posible de los elementos pasivos    dentro del flujo de dise&ntilde;o de circuitos integrados para aplicaciones    de radiofrecuencia. </font>     <p>&nbsp;</p>     <P><font size="3" face="Verdana"><B>AGRADECIMIENTOS</B></font>      ]]></body>
<body><![CDATA[<P>&nbsp;      <P><font size="2" face="Verdana">Este trabajo ha sido apoyado por CAPES-Brasil    a trav&eacute;s del Proyecto 176/12, CNPq, MAEC-AECID a trav&eacute;s del proyecto    FORTIN (Ref. D/024124/09), el programa FEDER de la Junta de Andaluc&iacute;a    proyecto P09-TIC-5386, y el Ministerio de Econom&iacute;a y Competitividad proyecto    TEC2011-28302 en Espa&ntilde;a. </font>     <P>&nbsp;      <P><font size="3" face="Verdana"><B>REFERENCIAS</B></font>      <P>&nbsp;      <!-- ref --><P><font size="2" face="Verdana">1. Millman, J. y A. Grabel: <I>Microelectr&oacute;nica</I>.    6 ed. Hispano Europea, S. A. Barcelona, Espa&ntilde;a. 1993.     </font>     <!-- ref --><P><font size="2" face="Verdana">2. Baker, R.J.: <I>CMOS. Circuit Design, Layout,    and Simulation</I>. 3 ed. John Wiley &amp; Sons. Hoboken, NJ. 2010.     </font>     <!-- ref --><P><font size="2" face="Verdana">3. Sah, C.: &#171;Evolution of the MOS transistor-from    conception to VLSI&#187;en <I>Proceedings of the IEEE</I>, Vol 76. No. 10, p.    1280-1326, 1988.     </font>     <!-- ref --><P><font size="2" face="Verdana">4. Woerlee, P.H., et al.: &#171;RF-CMOS performance    trends&#187;en <I>Electron Devices, IEEE Transactions on</I>, Vol 48. No. 8,    p. 1776-1782, 2001.     </font>     <!-- ref --><P><font size="2" face="Verdana">5. Vidojkovic, V., et al.: <I>Adaptive Multi-Standard    RF Front-Ends</I>. Springer. 2008.     </font>     <!-- ref --><P><font size="2" face="Verdana">6. Schneider, M.C. y C. Galup-Montoro: <I>CMOS    Analog Design Using All-Region MOSFET Modeling</I>. Cambridge University Press.    New York. 2010.     </font>     <!-- ref --><P><font size="2" face="Verdana">7. Lee, T.H. y S.S. Wong: &#171;CMOS RF integrated    circuits at 5 GHz and beyond&#187;en <I>Proceedings of the IEEE</I>, Vol 88.    No. 10, p. 1560-1571, 2000.     </font>     <!-- ref --><P><font size="2" face="Verdana">8. Razavi, B.: <I>RF microelectronics</I>. Prentice    Hall. Upper Saddle River, NJ. 1998.     </font>     <!-- ref --><P><font size="2" face="Verdana">9. Lee, T.H.: <I>The design of CMOS Radio-Frequency    Integrated Circuits</I>. 2 ed. Cambridge University Press. Cambridge. 2004.        </font>     <!-- ref --><P><font size="2" face="Verdana">10. Leroux, P. y M. Steyaert: <I>LNA-ESD Co-Design    for Fully Integrated CMOS Wireless Receivers</I>. The Kluwer International Series    in Engineering and Computer Science. Springer. Dordrecht. 2005.     </font>     <!-- ref --><P><font size="2" face="Verdana">11. Farahani, S.: <I>ZigBee Wireless Networks    and Transceivers</I>. Elsevier. 2008.     </font>     <!-- ref --><P><font size="2" face="Verdana">12. Shaeffer, D.K. y T.H. Lee: &#171;A 1.5-V,    1.5-GHz CMOS low noise amplifier&#187;en <I>Solid-State Circuits, IEEE Journal    of</I>, Vol 32. No. 5, p. 745-759, 1997.     </font>     <!-- ref --><P><font size="2" face="Verdana">13. Andreani, P. y H. Sjoland: &#171;Noise optimization    of an inductively degenerated CMOS low noise amplifier&#187;en <I>Circuits and    Systems II: Analog and Digital Signal Processing, IEEE Transactions on</I>,    Vol 48. No. 9, p. 835-841, 2001.     </font>     <!-- ref --><P><font size="2" face="Verdana">14. Belostotski, L. y J.W. Haslett: &#171;Noise    figure optimization of inductively degenerated CMOS LNAs with integrated gate    inductors&#187;en <I>Circuits and Systems I: Regular Papers, IEEE Transactions    on</I>, Vol 53. No. 7, p. 1409-1422, 2006.     </font>     <!-- ref --><P><font size="2" face="Verdana">15. Aparin, V., G. Brown y L.E. Larson: &#171;Linearization    of CMOS LNA's via optimum gate biasing&#187;. en <I>Circuits and Systems, 2004.    ISCAS '04. Proceedings of the 2004 International Symposium on</I>. 2004.     </font>     <!-- ref --><P><font size="2" face="Verdana">16. Niu, G., et al.: &#171;Intermodulation linearity    characteristics of CMOS transistors in a 0.13 &#181;m process&#187;. en <I>Radio    Frequency integrated Circuits (RFIC) Symposium, 2005. Digest of Papers. 2005    IEEE</I>. 2005.     </font>     <!-- ref --><P><font size="2" face="Verdana">17. Toole, B., C. Plett y M. Cloutier: &#171;RF    circuit implications of moderate inversion enhanced linear region in MOSFETs&#187;en    <I>Circuits and Systems I: Regular Papers, IEEE Transactions on</I>, Vol 51.    No. 2, p. 319-328, 2004.     </font>     <!-- ref --><P><font size="2" face="Verdana">18. Gonz&aacute;lez Rios, J.L., et al.: &#171;Reliability,    power consumption and transistor sizing in 2.4 GHz CMOS LNAs&#187;. en <I>Ninth    International Caribbean Conference on Devices, Circuits and Systems</I>. Playa    del Carmen, Mexico. 2014.     </font>     <!-- ref --><P><font size="2" face="Verdana">19. Karanicolas, A.N.: &#171;A 2.7-V 900-MHz    CMOS LNA and mixer&#187;en <I>Solid-State Circuits, IEEE Journal of</I>, Vol    31. No. 12, p. 1939-1944, 1996.     </font>     <!-- ref --><P><font size="2" face="Verdana">20. Razavi, B.: <I>Design of Analog CMOS Integrated    Circuits</I>. McGraw-Hill. New York. 2001.     </font>     <!-- ref --><P><font size="2" face="Verdana">21. Fiorelli, R., F. Silveira y E. Peralias:    &#171;MOST Moderate-Weak-Inversion Region as the Optimum Design Zone for CMOS    2.4-GHz CS-LNAs&#187;en <I>Microwave Theory and Techniques, IEEE Transactions    on</I>, Vol 62. No. 3, p. 556-566, 2014.     </font>      <!-- ref --><P><font size="2" face="Verdana">22. Trung-Kien, N., et al.: &#171;A Low-Power    RF Direct-Conversion Receiver/Transmitter for 2.4-GHz-Band IEEE 802.15.4 Standard    in 0.18-&#181;m CMOS Technology&#187;en <I>Microwave Theory and Techniques,    IEEE Transactions on</I>, Vol 54. No. 12, p. 4062-4071, 2006.     </font>     <!-- ref --><P><font size="2" face="Verdana">23. Fiorelli, R., et al.: &#171;2.4-GHz single-ended    input low-power low-voltage active front-end for ZigBee applications in 90 nm    CMOS&#187;. en <I>Circuit Theory and Design (ECCTD), 2011 20th European Conference    on</I>. 2011.     </font>     <!-- ref --><P><font size="2" face="Verdana">24. Yue, C.P. y S.S. Wong: &#171;On-chip spiral    inductors with patterned ground shields for Si-based RF ICs&#187;en <I>Solid-State    Circuits, IEEE Journal of</I>, Vol 33. No. 5, p. 743-752, 1998.    </font>     <P>&nbsp;     <P>&nbsp;     <P><font size="2" face="Verdana">Recibido:15 de enero de 2015    <br>   Aprobado: 19 de mayo de 2015</font>      <P>&nbsp;     <P>&nbsp;     <P><font size="2" face="Verdana"><em>Jorge Luis Gonz&aacute;lez Rios</em>, Centro de Investigaciones    en Microelectr&oacute;nica (CIME-CUJAE), La Habana, Cuba. E-mails: <a href="mailto:jorgeluis.gr@electrica.cujae.edu.cu">jorgeluis.gr@electrica.cujae.edu.cu</a>,    <a href="mailto:moreno@unifei.edu.br">moreno@unifei.edu.br</a>, <a href="mailto:dgarcia@imse-cnm.csic.es">dgarcia@imse-cnm.csic.es</a>.</font>      ]]></body>
<body><![CDATA[ ]]></body><back>
<ref-list>
<ref id="B1">
<label>1</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Millman]]></surname>
<given-names><![CDATA[J.]]></given-names>
</name>
<name>
<surname><![CDATA[Grabel]]></surname>
<given-names><![CDATA[A.]]></given-names>
</name>
</person-group>
<source><![CDATA[Microelectrónica]]></source>
<year>1993</year>
<edition>6</edition>
<publisher-name><![CDATA[Hispano EuropeaS. A. Barcelona]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B2">
<label>2</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Baker]]></surname>
<given-names><![CDATA[R.J.]]></given-names>
</name>
</person-group>
<source><![CDATA[CMOS: Circuit Design, Layout, and Simulation]]></source>
<year>2010</year>
<edition>3</edition>
<publisher-loc><![CDATA[Hoboken^eNJ NJ]]></publisher-loc>
<publisher-name><![CDATA[John Wiley & Sons]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B3">
<label>3</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Sah]]></surname>
<given-names><![CDATA[C.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Evolution of the MOS transistor-from conception to VLSI]]></article-title>
<source><![CDATA[Proceedings of the IEEE]]></source>
<year>1988</year>
<volume>76</volume>
<numero>10</numero>
<issue>10</issue>
<page-range>1280-1326</page-range></nlm-citation>
</ref>
<ref id="B4">
<label>4</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Woerlee]]></surname>
<given-names><![CDATA[P.H.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[RF-CMOS performance trends]]></article-title>
<source><![CDATA[Electron Devices, IEEE Transactions on]]></source>
<year>2001</year>
<volume>48</volume>
<numero>8</numero>
<issue>8</issue>
<page-range>1776-1782</page-range></nlm-citation>
</ref>
<ref id="B5">
<label>5</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Vidojkovic]]></surname>
<given-names><![CDATA[V.]]></given-names>
</name>
</person-group>
<source><![CDATA[Adaptive Multi-Standard RF Front-Ends]]></source>
<year>2008</year>
<publisher-name><![CDATA[Springer]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B6">
<label>6</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Schneider]]></surname>
<given-names><![CDATA[M.C.]]></given-names>
</name>
<name>
<surname><![CDATA[Galup-Montoro]]></surname>
<given-names><![CDATA[C.]]></given-names>
</name>
</person-group>
<source><![CDATA[CMOS Analog Design Using All-Region MOSFET Modeling]]></source>
<year>2010</year>
<publisher-loc><![CDATA[^eNew York New York]]></publisher-loc>
<publisher-name><![CDATA[Cambridge University Press]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B7">
<label>7</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Lee]]></surname>
<given-names><![CDATA[T.H.]]></given-names>
</name>
<name>
<surname><![CDATA[Wong]]></surname>
<given-names><![CDATA[S.S.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[CMOS RF integrated circuits at 5 GHz and beyond]]></article-title>
<source><![CDATA[Proceedings of the IEEE]]></source>
<year>2000</year>
<volume>88</volume>
<numero>10</numero>
<issue>10</issue>
<page-range>1560-1571</page-range></nlm-citation>
</ref>
<ref id="B8">
<label>8</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Razavi]]></surname>
<given-names><![CDATA[B.]]></given-names>
</name>
</person-group>
<source><![CDATA[RF microelectronics]]></source>
<year>1998</year>
<publisher-loc><![CDATA[Upper Saddle River^eNJ NJ]]></publisher-loc>
<publisher-name><![CDATA[Prentice Hall]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B9">
<label>9</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Lee]]></surname>
<given-names><![CDATA[T.H.]]></given-names>
</name>
</person-group>
<source><![CDATA[The design of CMOS Radio-Frequency Integrated Circuits]]></source>
<year>2004</year>
<edition>2</edition>
<publisher-loc><![CDATA[Cambridge ]]></publisher-loc>
<publisher-name><![CDATA[Cambridge University Press]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B10">
<label>10</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Leroux]]></surname>
<given-names><![CDATA[P.]]></given-names>
</name>
<name>
<surname><![CDATA[Steyaert]]></surname>
<given-names><![CDATA[M.]]></given-names>
</name>
</person-group>
<source><![CDATA[LNA-ESD Co-Design for Fully Integrated CMOS Wireless Receivers]]></source>
<year>2005</year>
<publisher-loc><![CDATA[Dordrecht ]]></publisher-loc>
<publisher-name><![CDATA[Springer]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B11">
<label>11</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Farahani]]></surname>
<given-names><![CDATA[S.]]></given-names>
</name>
</person-group>
<source><![CDATA[ZigBee Wireless Networks and Transceivers]]></source>
<year>2008</year>
<publisher-name><![CDATA[Elsevier]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B12">
<label>12</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Shaeffer]]></surname>
<given-names><![CDATA[D.K.]]></given-names>
</name>
<name>
<surname><![CDATA[Lee]]></surname>
<given-names><![CDATA[T.H.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[A 1.5-V, 1.5-GHz CMOS low noise amplifier]]></article-title>
<source><![CDATA[Solid-State Circuits, IEEE Journal of]]></source>
<year>1997</year>
<volume>32</volume>
<numero>5</numero>
<issue>5</issue>
<page-range>745-759</page-range></nlm-citation>
</ref>
<ref id="B13">
<label>13</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Andreani]]></surname>
<given-names><![CDATA[P.]]></given-names>
</name>
<name>
<surname><![CDATA[Sjoland]]></surname>
<given-names><![CDATA[H.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Noise optimization of an inductively degenerated CMOS low noise amplifier]]></article-title>
<source><![CDATA[Circuits and Systems II: Analog and Digital Signal Processing, IEEE Transactions on]]></source>
<year>2001</year>
<volume>48</volume>
<numero>9</numero>
<issue>9</issue>
<page-range>835-841</page-range></nlm-citation>
</ref>
<ref id="B14">
<label>14</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Belostotski]]></surname>
<given-names><![CDATA[L.]]></given-names>
</name>
<name>
<surname><![CDATA[Haslett]]></surname>
<given-names><![CDATA[J.W.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Noise figure optimization of inductively degenerated CMOS LNAs with integrated gate inductors]]></article-title>
<source><![CDATA[Circuits and Systems I: Regular Papers, IEEE Transactions on]]></source>
<year>2006</year>
<volume>53</volume>
<numero>7</numero>
<issue>7</issue>
<page-range>1409-1422</page-range></nlm-citation>
</ref>
<ref id="B15">
<label>15</label><nlm-citation citation-type="">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Aparin]]></surname>
<given-names><![CDATA[V.]]></given-names>
</name>
<name>
<surname><![CDATA[Brown]]></surname>
<given-names><![CDATA[G.]]></given-names>
</name>
<name>
<surname><![CDATA[Larson]]></surname>
<given-names><![CDATA[L.E.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Linearization of CMOS LNA's via optimum gate biasing]]></article-title>
<source><![CDATA[Circuits and Systems, 2004. ISCAS '04. Proceedings of the 2004 International Symposium on]]></source>
<year>2004</year>
</nlm-citation>
</ref>
<ref id="B16">
<label>16</label><nlm-citation citation-type="">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Niu]]></surname>
<given-names><![CDATA[G.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Intermodulation linearity characteristics of CMOS transistors in a 0.13 µm process]]></article-title>
<source><![CDATA[Radio Frequency integrated Circuits (RFIC) Symposium, 2005. Digest of Papers. 2005 IEEE]]></source>
<year>2005</year>
</nlm-citation>
</ref>
<ref id="B17">
<label>17</label><nlm-citation citation-type="">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Toole]]></surname>
<given-names><![CDATA[B.]]></given-names>
</name>
<name>
<surname><![CDATA[Plett]]></surname>
<given-names><![CDATA[C.]]></given-names>
</name>
<name>
<surname><![CDATA[Cloutier]]></surname>
<given-names><![CDATA[M.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[RF circuit implications of moderate inversion enhanced linear region in MOSFETs]]></article-title>
<source><![CDATA[]]></source>
<year>2004</year>
<volume>51</volume>
<numero>2</numero>
<issue>2</issue>
<page-range>319-328</page-range></nlm-citation>
</ref>
<ref id="B18">
<label>18</label><nlm-citation citation-type="">
<person-group person-group-type="author">
<name>
<surname><![CDATA[González Rios]]></surname>
<given-names><![CDATA[J.L.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[Reliability, power consumption and transistor sizing in 2.4 GHz CMOS LNAs]]></article-title>
<source><![CDATA[Ninth International Caribbean Conference on Devices, Circuits and Systems]]></source>
<year>2014</year>
<publisher-loc><![CDATA[Playa del Carmen ]]></publisher-loc>
</nlm-citation>
</ref>
<ref id="B19">
<label>19</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Karanicolas]]></surname>
<given-names><![CDATA[A.N.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[A 2.7-V 900-MHz CMOS LNA and mixer]]></article-title>
<source><![CDATA[Solid-State Circuits, IEEE Journal of]]></source>
<year>1996</year>
<volume>31</volume>
<numero>12</numero>
<issue>12</issue>
<page-range>1939-1944</page-range></nlm-citation>
</ref>
<ref id="B20">
<label>20</label><nlm-citation citation-type="book">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Razavi]]></surname>
<given-names><![CDATA[B.]]></given-names>
</name>
</person-group>
<source><![CDATA[Design of Analog CMOS Integrated Circuits]]></source>
<year>2001</year>
<publisher-loc><![CDATA[New York ]]></publisher-loc>
<publisher-name><![CDATA[McGraw-Hill]]></publisher-name>
</nlm-citation>
</ref>
<ref id="B21">
<label>21</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Fiorelli]]></surname>
<given-names><![CDATA[R.]]></given-names>
</name>
<name>
<surname><![CDATA[Silveira]]></surname>
<given-names><![CDATA[F.]]></given-names>
</name>
<name>
<surname><![CDATA[Peralias]]></surname>
<given-names><![CDATA[E.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[MOST Moderate-Weak-Inversion Region as the Optimum Design Zone for CMOS 2.4-GHz CS-LNAs]]></article-title>
<source><![CDATA[Microwave Theory and Techniques, IEEE Transactions on]]></source>
<year>2014</year>
<volume>62</volume>
<numero>3</numero>
<issue>3</issue>
<page-range>556-566</page-range></nlm-citation>
</ref>
<ref id="B22">
<label>22</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Trung-Kien]]></surname>
<given-names><![CDATA[N.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[A Low-Power RF Direct-Conversion Receiver/Transmitter for 2.4-GHz-Band IEEE 802.15.4 Standard in 0.18-µm CMOS Technology]]></article-title>
<source><![CDATA[Microwave Theory and Techniques, IEEE Transactions on]]></source>
<year>2006</year>
<volume>54</volume>
<numero>12</numero>
<issue>12</issue>
<page-range>4062-4071</page-range></nlm-citation>
</ref>
<ref id="B23">
<label>23</label><nlm-citation citation-type="">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Fiorelli]]></surname>
<given-names><![CDATA[R.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[2.4-GHz single-ended input low-power low-voltage active front-end for ZigBee applications in 90 nm CMOS]]></article-title>
<source><![CDATA[Circuit Theory and Design (ECCTD), 2011 20th European Conference on]]></source>
<year>2011</year>
</nlm-citation>
</ref>
<ref id="B24">
<label>24</label><nlm-citation citation-type="journal">
<person-group person-group-type="author">
<name>
<surname><![CDATA[Yue]]></surname>
<given-names><![CDATA[C.P.]]></given-names>
</name>
<name>
<surname><![CDATA[Wong]]></surname>
<given-names><![CDATA[S.S.]]></given-names>
</name>
</person-group>
<article-title xml:lang="en"><![CDATA[On-chip spiral inductors with patterned ground shields for Si-based RF ICs]]></article-title>
<source><![CDATA[Solid-State Circuits, IEEE Journal of]]></source>
<year>1998</year>
<volume>33</volume>
<numero>5</numero>
<issue>5</issue>
<page-range>743-752</page-range></nlm-citation>
</ref>
</ref-list>
</back>
</article>
