My SciELO
Services on Demand
Article
Indicators
- Cited by SciELO
Related links
- Similars in SciELO
Share
Ingeniería Electrónica, Automática y Comunicaciones
On-line version ISSN 1815-5928
Abstract
GONZALEZ GARCIA, Alejandro and DIAZ HERNANDEZ, Reinier. Diseño de un receptor DVB-S en VHDL utilizando las herramientas del entorno MATLAB/Simulink. EAC [online]. 2020, vol.41, n.3, pp. 66-78. Epub Dec 01, 2020. ISSN 1815-5928.
Los sistemas de radiodifusión satelital son una alternativa económica para el despliegue de la televisión y otros servicios en áreas poco pobladas y de difícil acceso. En el presente trabajo se presenta la modelación e implementación hardware de un receptor DVB-S según las especificaciones contenidas en el estándar EN 300 421. El receptor es modelado y validado dentro del entorno Simulink. A partir del modelo validado se genera un código VHDL equivalente utilizando las herramientas HDL Coder y HDL Verifier. En su diseño se utilizan tanto módulos HDL sintetizables de Simulink, como módulos IP del Xilinx Core Generator para su implementación y validación sobre un entorno hardware, se utiliza la herramienta FPGA in the Loop Se realiza una comparación entre la implementación con bloques HDL nativos del entorno Simulink y la utilización de módulos de la plataforma Xilinx.
Keywords : DVB-S; HDL Coder; FPGA-in-the-Loop; Simulink; Xilinx Core Generator.