SciELO - Scientific Electronic Library Online

 
vol.43 issue1Super Resolution DOA Estimation System Hardware-Software Implementation author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Article

Indicators

  • Have no cited articlesCited by SciELO

Related links

  • Have no similar articlesSimilars in SciELO

Share


Ingeniería Electrónica, Automática y Comunicaciones

On-line version ISSN 1815-5928

Abstract

RAMIREZ ZALDIVAR, Alexander R. et al. Formador digital de múltiples diagramas simultáneos basado en FPGA y el transceptor AD9361. EAC [online]. 2022, vol.43, n.1, pp. 1-15.  Epub June 11, 2022. ISSN 1815-5928.

El presente trabajo muestra el proceso de obtención de un formador digital de múltiples diagramas direccionales simultáneos para la recepción de señales utilizando la tarjeta de evaluación ARRadio. La tarjeta se basa en el transceptor integrado AD9361 y garantiza la recepción, digitalización y envío hacia un FPGA (del inglés Field Programmable Gate Array) de las ondas de radio recibidas por cada canal de radio frecuencia. El FPGA se encuentra ubicado en la tarjeta de desarrollo TR4. La comunicación entre el FPGA y cada ARRadio se realiza a través de un conector de alta velocidad. En el dispositivo programable se efectúan la configuración y control del AD9361, el proceso de calibración multicanal basado en Transformada de Fourier (como método de medición del retardo entre canales) y la formación de múltiples diagramas direccionales simultáneos de manera digital. Simulink es usado como herramienta de diseño para el desarrollo del sistema digital. Finalmente se realiza la implementación y verificación experimental del sistema formador de múltiples diagramas direccionales simultáneos.

Keywords : Formación digital de diagramas; ARRadio; AD9361; FPGA; Simulink.

        · abstract in English     · text in Spanish     · Spanish ( pdf )